野火电子论坛

 找回密码
 注册

QQ登录

只需一步,快速开始

查看: 12083|回复: 1

RCC时钟配置

[复制链接]
发表于 2019-8-19 16:26:19 | 显示全部楼层 |阅读模式
    /*  PLL configuration: PLLCLK = HSE * 9 = 72 MHz */
    RCC->CFGR &= (uint32_t)((uint32_t)~(RCC_CFGR_PLLSRC | RCC_CFGR_PLLXTPRE |
                                        RCC_CFGR_PLLMULL));
    RCC->CFGR |= (uint32_t)(RCC_CFGR_PLLSRC_HSE | RCC_CFGR_PLLMULL9);

    /* Select PLL as system clock source */
    RCC->CFGR &= (uint32_t)((uint32_t)~(RCC_CFGR_SW));
    RCC->CFGR |= (uint32_t)RCC_CFGR_SW_PLL;

这两都是啥意思呀 为啥要先与取反 再或呢??

BE7F8HOKH71L]G[]0EF%1TP.png
回复

使用道具 举报

发表于 2019-8-19 21:33:26 | 显示全部楼层
取反在与是清零,或是置一
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

联系站长|手机版|野火电子官网|野火淘宝店铺|野火电子论坛 ( 粤ICP备14069197号 ) 大学生ARM嵌入式2群

GMT+8, 2024-5-19 17:36 , Processed in 0.071271 second(s), 27 queries , Gzip On.

Powered by Discuz! X3.4

Copyright © 2001-2021, Tencent Cloud.

快速回复 返回顶部 返回列表